Kaijie Wei

Project Assistant Professor, Keio University

Publications


FPT-EMS: An FPGA Implementation Using NB-LDPC Code for Continuous-Variable Quantum Key Distribution


Kaijie Wei, Devanshu Garg, Ryutaro Nagai, Takao Tomono, Hideharu Amano

Heart, 2025


Qu-Trefoil: Large-Scale Quantum Circuit Simulator Working on FPGA With SATA Storages


Kaijie Wei, Hideharu Amano, Ryohei Niwase, Yoshiki Yamaguchi, Takefumi Miyoshi

IEEE transactions on computers, 2025


精度最適化型浮動小数点演算による拡張可能な量子状態計算


ショウウ コ, 庭瀬稜平, 杉浦圭祐, 山口佳樹, カイジ ウェイ, 天野英晴, 三好健文

CPSY2025-31, DC2025-31, RECONF2025-31, 信学技報, vol. 125, 香川, 2025, pp. 42-47


連続量量子鍵配送における非二値LDPCを用いた誤り訂正技術のFPGA実装


カイジ ウェイ, ガルガ デワンシユ, 永井隆太郎, 友野孝夫, 天野英晴

VLD2024-100, RECONF2024-130, 信学技報, vol. 124, 神奈川, 2025, pp. 134-139


A data compressor for FPGA-based state vector quantum simulators


Kaijie Wei, Hideharu Amano, Ryohei Niwase, Yoshiki Yamaguchi

Heart, 2024


SATA直結FPGAボードによる大規模量子コンピュータシミュレーション


天野英晴, カイジ ウェイ, 庭瀬稜平, 三好健文, 山口佳樹

VLD2023-88, RECONF2023-91, 信学技報, vol. 123, 神奈川, 2024, pp. 47-52


A cost/power efficient storage system with directly connected FPGA and SATA disks


Ryohei Niwase, Hikaru Harasawa, Yoshiki Yamaguchi, Kaijie Wei, Hideharu Amano

International Symposium on Embedded Multicore/Many-core Systems-on-Chip, 2023


A state vector quantum simulator working on FPGAs with extensible SATA storage


Kaijie Wei, Ryohei Niwase, Hideharu Amano, Yoshiki Yamaguchi, Takefumi Miyoshi

International Conference on Field-Programmable Technology, 2023


Enormous-Scale Quantum State Vector Calculation with FPGA-accelerated SATA storages


Ryohei Niwase, Hikaru Harasawa, Yoshiki Yamaguchi, Kaijie Wei, Hideharu Amano, Takefumi Miyoshi

International Conference on Field-Programmable Technology, 2023


Low power implementation of Geometric High-order Decorrelation-based Source Separation on an FPGA board


Ziquan Qin, Kaijie Wei, H. Amano, K. Nakadai

International Symposium on Low-Power and High-Speed Chips, 2023


RT-libSGM: FPGA-Oriented Real-Time Stereo Matching System with High Scalability


Kaijie Wei, Yukinori Kuno, M. Arai, H. Amano

IEICE Trans. Inf. Syst., 2023


状態ベクトル型シミュレータの SATA ブロック転送パターン


天野英晴, Wei Kaijie, 庭瀬稜平, 三好健文, 山口佳樹

RECONF2023-27, 信学技報, vol. 123, 東京, 2023, pp. 28-33


状態ベクトル方式量子コンピュータシミュレータQulacsのFPGAへの実装


天野英晴, Wei Kaijie, 三好健文, 山口佳樹, 庭瀬稜平

VLD2022-72, RECONF2022-95, 信学技報, vol. 122, 神奈川, 2023, pp. 74-79


量子計算指向ストレージ直結型大規模記憶演算とそれを実現するSerial ATAインタフェースの実装と評価


庭瀬稜平, 原澤輝, 山口佳樹, Wei Kaijie, 天野英晴

RECONF2023-9, 信学技報, vol. 123, 高知, 2023, pp. 46-51


An FPGA off-loading of HARK sound source localization


Zhongyang Hou, Kaijie Wei, H. Amano, K. Nakadai

2022 Tenth International Symposium on Computing and Networking Workshops (CANDARW), 2022


An Implementation of a 3D Image Filter for Motion Vector Generation on an FPGA Board


Yuchen Chen, Kaijie Wei, Hiroaki Nishi, H. Amano

International Symposium on Computing and Networking - Across Practical Development and Theoretical Research, 2022


FPGAを用いたリアルタイムステレオマッチングシステムの構築


カイジ ウェイ, 久野祐輝, 新井正敏, 天野英晴

VLD2021-65, CPSY2021-34, RECONF2021-73, 信学技報, vol. 121, ONLINE, 2022, pp. 90-95


FPGAを用いたリアルタイムステレオマッチングシステムの構築


カイジ ウェイ, 久野祐輝, 新井正敏, 天野英晴

VLD2021-65, CPSY2021-34, RECONF2021-73, 信学技報, vol. 121, ONLINE, 2022, pp. 90-95


Multi-board FPGA Implementation to Solve the Satisfiability Problem for Multi-Agent Path Finding in Smart Factory


Pengyu Huang, Kaijie Wei, H. Amano, Kaori Ohkoda, M. Aono

2022 Tenth International Symposium on Computing and Networking Workshops (CANDARW), 2022


RT-libSGM: An Implementation of a Real-time Stereo Matching System on FPGA


Kaijie Wei, Yukinori Kuno, M. Arai, H. Amano

Heart, 2022


スマート工場向けマルチエージェント経路発見アルゴリズムのマルチFPGA上での実装 (Short Paper)


黄鹏宇, Wei Kaijie, 天野英晴, 大古田香織, 青野真士

RECONF2022-30, 信学技報, vol. 122, 愛知, 2022, pp. 17-18


動きベクトル検出用3D画像フィルタのFPGAへの実装 (Short Paper)


陳宇晨, カイジ ウェイ, 西宏章, 天野英晴

RECONF2022-28, 信学技報, vol. 122, 愛知, 2022, pp. 13-14


音源位置特定処理のFPGAボードへのオフロード (Short Paper)


侯中陽, Wei Kaijie, 天野英晴, 中臺一博

RECONF2022-31, 信学技報, vol. 122, 愛知, 2022, pp. 19-20


音源分離処理のFPGA上での実装 (Short Paper)


覃梓权, Wei Kaijie, 天野英晴, 中臺一博

RECONF2022-32, 信学技報, vol. 122, 愛知, 2022, pp. 21-22


CLAHE Implementation and Evaluation on a Low-End FPGA Board by High-Level Synthesis


Koki Honda, Kaijie Wei, Masatoshi Arai, H. Amano

IEICE Trans. Inf. Syst., 2021


Weight Least Square Filter for Improving the Quality of Depth Map on FPGA


Renzhi Mao, Kaijie Wei, H. Amano, Yukinori Kuno, M. Arai

2021 Ninth International Symposium on Computing and Networking Workshops (CANDARW), 2021


An implementation methodology for Neural Network on a Low-end FPGA Board


Kaijie Wei, Koki Honda, H. Amano

International Symposium on Computing and Networking - Across Practical Development and Theoretical Research, 2020


CLAHE implementation on a low-end FPGA board by high-level synthesis


Koki Honda, Kaijie Wei, Masatoshi Arai, H. Amano

2020 Eighth International Symposium on Computing and Networking Workshops (CANDARW), 2020


CLAHEの低価格Zynqボードを用いた高位合成による実装


本田紘規, カイジ ウェイ, 新井正敏, 天野英晴

VLD2019-54, CPSY2019-52, RECONF2019-44, 信学技報, vol. 119, 神奈川, 2020, pp. 1-5


FPGA/Python Co-Design for Lane Line Detection on a PYNQ-Z1 Board


Koki Honda, Kaijie Wei, H. Amano

International Symposium on Embedded Multicore/Many-core Systems-on-Chip, 2019


The Implementation of Binarized YOLO System on Low-cost FPGA


Wei Kaijie, Honda Koki, Amano Hideharu

2019


二値化したYOLOシステムローコストFPGAでの実装


カイジ ウェイ, 本田紘規, 天野英晴

RECONF2019-32, 信学技報, vol. 119, 福岡, 2019, pp. 63-68


自動運転の実現に向けた画像処理アルゴリズムのFPGAによる実装


本田紘規, カイジ ウェイ, 天野英晴

VLD2018-80, CPSY2018-90, RECONF2018-54, 信学技報, vol. 118, 神奈川, 2019, pp. 49-53


FPGA Design for Autonomous Vehicle Driving Using Binarized Neural Networks


Kaijie Wei, Koki Honda, H. Amano

International Conference on Field-Programmable Technology, 2018